Разработка буферной памяти видеоадаптера - Программирование, компьютеры и кибернетика курсовая работа

Разработка буферной памяти видеоадаптера - Программирование, компьютеры и кибернетика курсовая работа




































Главная

Программирование, компьютеры и кибернетика
Разработка буферной памяти видеоадаптера

Анализ архитектуры и структуры элементной базы видеоадаптеров компьютера. Учет критериев оптимизации по потребляемой мощности и аппаратным средствам при разработке буферной памяти. Разработка структурной и принципиальной схемы. Подбор блока питания.


посмотреть текст работы


скачать работу можно здесь


полная информация о работе


весь список подобных работ


Нужна помощь с учёбой? Наши эксперты готовы помочь!
Нажимая на кнопку, вы соглашаетесь с
политикой обработки персональных данных

Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.

Курсовой проект содержит: пояснительную записку на ____ л., рисунков-25, таблиц-7, 7 источников, графическую часть на 2 листах формата А1.
АРХИТЕКТУРА И СТРУКТУРА КОМПЬЮТЕРА, БУФЕРНОЙ ПАМЯТИ ВИДЕОАДАПТЕРА, РАЗРАБОТКА СТРУКТУРНОЙ И ПРИНЦИПИАЛЬНОЙ СХЕМЫ БУФЕРНОЙ ПАМЯТИ ВИДЕОАДАПТЕРА КОМПЬЮТЕРА
Объектом для разработки является буферная память видео адаптера компьютера.
Целью данной работы является разработка буферной памяти видео адаптера. При разработке буферной памяти необходимо учитывать критерии оптимизации по потребляемой мощности и аппаратным средствам. Номинальным напряжением питания прибора составит 5 вольт.
В результате проведённой работы по разработке буферной памяти видео адаптера, позволяет осуществлять поставленные задачи.
буферная память видеоадаптер компьютер
Таблица состояния регистра микропроцессора 74194 приведена на рисунке 14.
Рисунок 14 - состояния микропроцессора 74194
Четырёх разрядный универсальный регистр 74194 собирается из готового одного полусумматора и из трёх полных сумматоров (рисунок 15).
Рисунок 15 - Функциональная схема четырёх разрядного АЛЛУ
Полусумматор, сумматор - это электронная логическая схема, выполняющая суммирование двоичных чисел поразрядным сложением. Сумматор является центральным узлом арифметико-логического устройства компьютера. Сумматор выполняет сложение многозначных двоичных чисел. Он представляет собой последовательное соединение одноразрядных двоичных сумматоров, каждый из которых осуществляет сложение в одном разряде. Если при этом возникает переполнение разряда, то перенос суммируется с содержимым старшего соседнего разряда. На (рисунке 16 а) показан полусумматор, а на (рисунке 16 б) сумматор.
Рисунок 16 - Основные элементы тракта данных:
Полусумматор состоит из элемента "И"; и "исключение ИЛИ" (рисунок 17).
Рисунок 17 - Структурная схема полусумматора
Tаблица 2 - таблица истинности полусумматора
Сумматор состоит из элемента "И"; "Исключение ИЛИ"; "ИЛИ" (рисунок 18).
Рисунок 18 - Принципиальная схема сумматора
Таблица 3 - Таблица истинности для сумматора
Логический элемент "И" (рисунок 19).
Рисунок 19 - Зарубежное (слева) и отечественное (справа) изображение логического элемента "И"
Таблица 4 - Таблица истинности элемента "И"
Логический элемент "ИЛИ" (рисунок 20).
Рисунок 20 - Зарубежное (слева) и отечественное (справа) изображение логического элемента "ИЛИ"
Таблица 5 - Таблица истинности элемента "ИЛИ"
Логический элемент "исключение ИЛИ" показан на рисунке 21.
Рисунок 21 - Зарубежное (справа) и отечественное (слева) изображение логического элемента "исключение ИЛИ".
Таблица 6 - Таблица истинности для элемента "исключение ИЛИ".
Логический элемент "HE" (рисунок 22)
Рисунок 22 - Зарубежное (слева) и отечественное (справа) изображение логического элемента "НЕ
Таблица 7 - Таблица истинности элемента "HE"
Генератор импульса показан на рисунке 23.
Внешняя схема управления буферной памятью показана на рисунке 24.
Рисунок 24 - Схема управления буферной памяти видеоадаптера
Основываясь на данных с функциональной и структурной схемой буферной памяти, и описаний всех применяемых микросхем и логических элементов, приступим к разработке принципиальной схемы устройства. Для выполнения поставленной задачи потребуется:
6 четырёх разрядных универсальных регистра 74194;
Логика работы устройства полностью совпадает с разработанной логикой работы функциональной схемы рисунка 25.
Рисунок 25 - Принципиальная схема буферной памяти видеоадаптера
Анализ архитектуры, структуры и элементной базы существующих ОЗУ и системных шин компьютеров. Разработка структурной и принципиальной схемы адаптера связи оперативного запоминающего устройства с синхронной системной шиной. Выбор элементов и узлов ОЗУ. курсовая работа [271,4 K], добавлен 17.09.2013
Разработка структурной схемы гипотетической ЭВМ, ее функциональной или принципиальной схемы и алгоритма работы конкретного блока, входящего в состав этой ЭВМ. Принципы работы и архитектура центрального процессора и памяти, система прерывания программ. курсовая работа [4,1 M], добавлен 25.03.2012
Разработка алгоритма работы. Выбор и обоснование структурной схемы. Разработка функциональной схемы блока ввода и блока вывода. Проектирование принципиальной схемы блока ввода и блока вывода, расчет элементов. Разработка программного обеспечения. курсовая работа [1,7 M], добавлен 25.12.2011
Структура микропроцессорной системы, алгоритм ее управления и передачи сигналов. Карта распределения адресов. Разработка электрической принципиальной схемы и выбор элементной базы. Расчет потребляемого тока, блока питания, программного обеспечения. курсовая работа [5,1 M], добавлен 22.01.2014
Разработка принципиальной электрической схемы электронного устройства ЭВМ. Построение модуля памяти ПЗУ на основе Intel 80286. Описание микросхемы, основных узлов и блоков. Расчет максимальной мощности, потребляемой устройством в рабочем режиме. курсовая работа [944,8 K], добавлен 26.12.2012
Основные характеристики процессора: быстродействие, тактовая частота, разрядность, кэш. Параметры материнской платы. Исследование архитектуры домашнего компьютера. Соотношение частоты памяти и системной шины в смартфоне, количество слотов памяти. лабораторная работа [1,1 M], добавлен 26.12.2016
Разработка компьютерного устройства RAM-диск, позволяющего считывать, записывать и хранить информацию в модулях динамической памяти типа SDRAM под управлением микроконтроллера. Составление структурной и принципиальной схемы устройства, листинг программы. курсовая работа [3,9 M], добавлен 24.12.2012
Работы в архивах красиво оформлены согласно требованиям ВУЗов и содержат рисунки, диаграммы, формулы и т.д. PPT, PPTX и PDF-файлы представлены только в архивах. Рекомендуем скачать работу .

© 2000 — 2021



Разработка буферной памяти видеоадаптера курсовая работа. Программирование, компьютеры и кибернетика.
Реферат Про Тигра
Реферат Заболеваниях Крови
Контрольная Работа Неметаллы 9 Класс Ответы
Реферат по теме Меры экономического стимулирования рационального природопользования и охраны окружающей среды
Дипломная работа по теме Гражданско-правовое положение индивидуального предпринимателя в России
Курсовая работа по теме Кризис трех лет: сущность, причины, стратегия взрослого
Курсовая работа по теме Проектирование подстанции системы электроснабжения города
Кто Автор Сочинения Философия Откровения
Шпаргалка: Методи вікової та педагогічної психології
Корпоративное управление: понятие и инструменты
Реферат: Рукопашный бой против нескольких противников
Красивая Осенняя Береза Сочинение
Реферат: Методы оценки и показатели финансовых рыночных рисков
Реферат: «Психологические аспекты работы классного руководителя с семьей»
Доклад по теме Один день из жизни Родиона Раскольникова
Контрольная работа: Права и обязанности детей и родителей
Реферат: Dealing With AntiSemitism Essay Research Paper Lorretta
Реферат Сложные Белки
Технология Курсового И Дипломного Проектирования
Кислородное голодание
Происхождение и судьба славян - История и исторические личности контрольная работа
Научно-методическая деятельность историка и теоретика журналистики В.Г. Короленко - Журналистика, издательское дело и СМИ контрольная работа
Технология микросхем - Коммуникации, связь, цифровые приборы и радиоэлектроника презентация


Report Page