Интегральные логические элементы - Коммуникации, связь, цифровые приборы и радиоэлектроника лабораторная работа

Интегральные логические элементы - Коммуникации, связь, цифровые приборы и радиоэлектроника лабораторная работа



































Краткие сведения из теории полупроводниковой электроники. Принцип работы и технические характеристики интегральных микросхем с тремя логическими состояниями и с открытым коллектором. Методика выполнения логических функций на логических элементах.


посмотреть текст работы


скачать работу можно здесь


полная информация о работе


весь список подобных работ


Нужна помощь с учёбой? Наши эксперты готовы помочь!
Нажимая на кнопку, вы соглашаетесь с
политикой обработки персональных данных

Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
Кафедра: Автоматика и Информационные Технологии
Изучение принципа работы и технических характеристик интегральных микросхем, приобретение навыков составления, минимизации и реализации на логических элементах простых логических функций.
1. Записать паспортные данные логических элементов ТТЛ серии 155 типа И-НЕ, И-ИЛИ-НЕ [8].
2. Рассмотреть основные понятия и теоремы алгебры логики. Познакомиться с методами минимизации логических функций (диаграммы Вейча, карты Карно) [2,5,7].
3. Произвести синтез комбинационной схемы. Данные взять из табл. 2.
3. Краткие сведения из теории полупроводниковой электроники
В цифровой схемотехнике простейшие логические операции осуществляются с помощью логических элементов (ЛЭ). Широкое распространение получили интегральные схемы (ИС) транзисторно-транзисторной логики (ТТЛ). Большинство ИС, выпускаемых промышленностью серийно, представляют собой ЛЭ, выполняющие функции НЕ, ИЛИ-НЕ, И-ИЛИ-НЕ и т.д.
Возможность использования ЛЭ в цифровой аппаратуре оценивается параметрами, основными из которых являются: Еп - номинальное напряжение источника питания, равное +5В для ТТЛ элементов;
Р пот - потребляемая элементом мощность от Еп;
U п - помехи статического напряжения;
Коб - коэффициент объединения по входу.
Для оценки большинства параметров ИС используют передаточную, входную и выходную характеристики ЛЭ [1,2].
Передаточная характеристика - это зависимость выходного напряжения от входного
Входная характеристика - это зависимость входного тока от входного напряжения I вх = F ( U вх ). Выходная характеристика - это зависимость выходного напряжения от тока нагрузки (выхода) U вых = F ( I н ). По этой характеристике находят выходные токи и напряжения при различных режимах работы логического элемента. Совместное использование входной и выходной характеристик позволяет определить нагрузочную способность, коэффициент объединения по входу, а также входное и выходное сопротивления ЛЭ. Передаточная характеристика для ЛЭ с инвертированием входных сигналов и усилением по напряжению, к числу которых относятся элементы НЕ, И-НЕ, ИЛИ-НЕ, имеет два линейных участка, соответствующих уровням логического «0» и логической «1», и узкий переходной участок (см. рис. I). Переходный участок имеет пороговую точку А, являющуюся точкой пересечения передаточной характеристики с прямой единичного усиления ( U вых = U вх ). Передаточная характеристика совокупности однотипных логических элементов из-за отклонений параметров отдельных компонентов, обусловленных нестабильностью технологических процессов изготовления интегральных микросхем, представляет собой не одну кривую, а некоторую область, ограниченную сверху и снизу двумя граничными кривыми, показанными на рис. 2.
Рис. 3. Принципиальная электрическая схема элемента И-НЕ:
а - на два входа; б - условное обозначение ЛЭ; в-нумерация выводов микросхемы
По этой характеристике можно определить запасы помехоустойчивости элемента, проведя под углом 45° (при условии равенства масштабов по осям координат) касательные к нижней и верхней граничным кривым передаточной характеристики (рис. 2).
Согласно рис. 2, запас помехоустойчивости по нулевому уровню на входе (допустимый уровень положительной помехи) равен ? U + п = U н - U вых макс . Запас помехоустойчивости по единичному уровню сигнала на входе или допустимый уровень отрицательной помехи на входе равен
На рис. 3, а представлена принципиальная электрическая схема элемента И-НЕ, являющегося базовым элементом ТТЛ. На рис. 3, б показано условное обозначение ЛЭ на принципиальных электрических схемах. (Выводы питания +5 В и общий провод допускается не показывать). На рис. 3, в-нумерация выводов микросхемы К155ЛА3 (4 логических элемента 2И-НЕ).
Основная особенность микросхем ТТЛ состоит в том, что во входной цепи используется специфический интегральный прибор - многоэмиттерный транзистор (МЭТ), имеющий несколько эмиттеров, объединенных общей базой.
Эмиттеры расположены так, что непосредственное взаимодействие между ними через участок базы отсутствует. Поэтому МЭТ можно рассматривать как совокупность нескольких независимых транзисторов с объединенными коллекторами и базами. Такой транзистор занимает меньшую площадь, а следовательно, имеет малую паразитную емкость, благодаря чему предельное быстродействие микросхем ТТЛ выше. В зависимости от сигналов на входе, МЭТ работает в прямом (нормальном) либо в инверсном (обратном) включении. МЭТ имеет существенное различие в коэффициентах передачи тока в обоих режимах. В инверсном включении, когда напряжение на эмиттерах выше напряжения на коллекторе, коэффициент передачи тока очень мал (0,005 - 0,05).
При одновременной подаче на все входы ЛЭ сигналов с уровнем больше 2,3 В все эмиттерные р-n переходы МЭТ будут находиться в закрытом состоянии. При этом через резистор R1 и многоэмиттерный транзистор в базу транзистора VT2 поступает ток, открывающий этот транзистор. Часть тока эмиттера VT2 поступает в базу транзистора VT4, который также открывается. Транзистор VT3 при этом окажется в закрытом состоянии, т.к. напряжения, действующего на его базе, недостаточно для открытия перехода база-эмиттер транзистора VT3 и диода VD5. На выходе схемы сигнал будет иметь низкий уровень, что соответствует логическому нулю. Следует иметь в виду, что в аналогичном состоянии схема будет находиться, если все входы подсоединить к источнику электропитания (+Еп) или оставить их свободными.
Если хотя бы на один из входов подать сигнал с уровнем, меньшим 0,5 В, то транзисторы VT2 и VT4 окажутся закрытыми, т. к. ток базы МЭТ переключается через соответствующий открытый эмиттерный переход во входную цепь. Транзистор VT3 при этом будет открыт, а выходной сигнал будет соответствовать логической единице (высокий уровень). Схема будет находиться в этом же состоянии, если хотя бы один из входов соединить с общим проводом или соединить с другой схемой, имеющей сигнал логического нуля на выходе.
Следует отметить, что если вход ЛЭ никуда не подключен, т.е. «висит в воздухе», то это равноценно подключению его к высокому уровню.
Если один из входов подключен к «единице», а другой - к «нулю», то ЛЭ ТТЛ будет реагировать на низкий потенциал, т. к. он имеет приоритет перед высоким потенциалом.
Устройства, оперирующие с дискретной информацией, при высоком уровне выходного напряжения имеют малое сопротивление между выводом «Выход» и шиной питания. В противоположном состоянии у «Выхода» малое сопротивление по отношению к общей шине. В обоих случаях выходной вывод имеет определенный электрический потенциал, который воздействует на входы последующих приборов (МС).
Существует категория МС, способных принимать и третье состояние, когда выход МС отключен от нагрузки. Такое состояние называют ВЫСОК О ИМПЕДАНСНЫМ . Перевод МС в это состояние осуществляется по специальному входу Z. В зависимости от конкретного типа МС отключение выхода может осуществляться 1 или 0. Упрощенная электрическая схема элемента с тремя состояниями представлена на рис. 4. Когда на входе Z низкий уровень, то VT3 заперт и не влияет на работу схемы. Если Z имеет высокий уровень, то VT3 открыт и базы транзисторов VT1 и VT2 соединены с низким потенциалом (земля). Транзисторы VT1 и VT2 закрыты.
В результате связь логической части элемента с его выходом разрывается, элемент со стороны выхода приобретает высокий импеданс. Уровень потенциала на выходе неопределен (плавающий) - он может быть любым в зависимости от соотношения токов утечки VT1 и VT2. Третье состояние в отличие от 1 и 0 обозначается Z, а символ такого выхода - ромб с поперечной чертой. Элементы с 3 состояниями выхода разработаны специально для применения в качестве выходного управляемого буфера для подключения цифровых блоков к магистралям.
Выходы некоторых МС выполнены так, что верхний выходной транзистор и относящиеся к нему элементы отсутствуют. Это так называемые элементы со свободным (открытым) колле к тором (рис. 5).
На его выходе формируется сигнал только низкого уровня. Поэтому для нормальной работы выходного транзистора коллектор следует подключить к источнику питания через внешнюю нагрузку: резистор, элемент индикации, реле и т.п.
Для выпуска таких МС есть по меньшей мере две причины:
1. Выходной транзистор может быть использован для управления внешними устройствами, которые к тому же могут работать от других источников питания. Например, МС 155 ЛА11 позволяет под-водить к выходному транзистору до 30 В. Эти МС легко также вводить в линейный (усилительный) режим.
2. ЛЭ с открытым коллектором допускают параллельное подсоединение нескольких выходов к общей нагрузке. Такое объединение выходов называют МОНТАЖНОЙ (ПР О ВОДНОЙ) ЛОГИКОЙ .
Имея дело с монтажной логикой, следует учитывать, что каждый компонент схемы утрачивает самостоятельность и действует как элемент общей системы. Так, если на одном выходе низкий потенциал, то тот же потенциал окажется на выходе всей системы. Чтобы обеспечить логическую 1 на общем выходе, необходимо иметь логические 1 на всех выходах.
Каждый из ЛЭ производит операцию И-НЕ:
Преобразовав последнее выражение на основе закона Де Моргана, получим:
Из этих выражений следует, что ЛЭ с объединенными выходами функционируют подобно ЛЭ И-ИЛИ-НЕ, выполняя операцию ИЛИ-НЕ по отношению к входным переменным, связанным операциями И в каждом ЛЭ. Такое толкование послужило причиной наименования «МОНТАЖНОЕ ИЛИ». Однако для положительной логики верно «монтажное И». Схема подключения микросхем с открытым коллектором к общей нагрузке представлена на рис. 6.
Выполнение логических функций на логических элементах
Сколь угодно сложные логические функции можно реализовать с помощью набора логических элементов. Наибольшее распространение получил потенциальный способ представления информации, при котором «0» и «1» соответствует низкий или высокий уровень напряжения в соответствующей точке схемы. Сигнал сохраняет постоянный уровень (нулевой или единичный) в течение периода представления информации (такта). В цифровых устройствах все данные, необходимые для вычислений, а также результаты представляются в виде набора дискретных сигналов, принимающих одно из возможных значений «0» или «1». Преобразование цифровой информации часто осуществляется в комбинационных схемах (КС). Комбинационной называется логическая цепь, состояние которой однозначно определяется набором входных сигналов и не зависит от предыдущих состояний.
Для описания комбинационных схем используется математический аппарат булевых функций - алгебра логики. Переменные Х 1 , Х 2, …, Х n называются двоичными, если они принимают только два значения: «0» и «1». Функция от двоичных переменных Y ( Х 1 , Х 2 ., Х n ) называется булевой, если она также принимает два значения «0» и «1». Связь между входными и выходными сигналами в КС аналитически описывается булевыми функциями. Существуют различные способы задания или представления булевых функций: словесное описание, табличный способ, алгебраический способ.
От таблиц истинности можно перейти к алгебраической форме представления функций. В такой форме удобно производить различные преобразования функций, например, с целью их минимизации.
Основные булевы функции двух переменных, их обозначение и наименования приведены в табл.I.
Система, содержащая функции конъюнкции, дизъюнкции и отрицания, является функционально полной. К ним относятся Стрелка Пирса и Штрих Шеффера.
Сложение по модулю 2 (неравнозначность)
Любая логическая функция может быть представлена в дизъюнктивной или конъюнктивной нормальной форме (ДНФ или КНФ). ДНФ представляет собой логическую сумму элементарных произведений, каждое из которых аргумент или его отрицание входит не более одного раза.
Если каждое слагаемое содержит все переменные или их отрицания, то имеет стандартную форму (СДНФ): совершенную дизъюнктивную нормальную форму (СДНФ), которая является одним из вариантов алгебраического способа задания булевых функций.
Синтез переключательной функции состоит в получении ее ДНФ или КНФ и получении минимальной формы функций. При синтезе схем выполняется задача построения схем с использованием минимального числа элементов в базисе И-НЕ или ИЛИ-НЕ.
Синтез комбинационных схем с одним выходом осуществляется в следующей последовательности.
На первом этапе осуществляется запись условий функционирования в виде логической функции, словесно в виде таблиц истинности, структурных формул.
На втором этапе осуществляется запись и минимизация структурной формулы, т.е. осуществляется приведение переключательной функции к совершенной нормальной форме и ее минимизация.
На третьем этапе осуществляется запись минимизированной структурной формулы на заданном базисе. Чаще всего в универсальных базисах И-НЕ, ИЛИ-НЕ, И-ИЛИ-НЕ.
На четвертом этапе составляется структурная схема, определяющая число элементов и необходимые соединения между ними. Рассмотрим пример синтеза комбинационной схемы. Пусть заданы условия функционирования в виде таблицы истинности (табл. 2, вариант 13). Записываем структурную формулу в виде СДНФ по таблице истинности
Число слагаемых определяется числом единичных наборов (Y = 1) таблицы истинности, а число сомножителей определяется числом независимых переменных, входящих в рассматриваемые наборы.
Для реализации этой функции необходимо иметь 4 трехвходовых элемента И и один четырехвходовый элемент ИЛИ.
Минимизацию структурной формулы (1) произведем при помощи диаграммы Вейча (рис. 9). Получаем выражение
которое также можно получить, применив правило склеивания,
Полученную минимизированную структурную формулу можно также представить в виде
Производим преобразования структурных формул (2) и (4) в базисе И-НЕ, используя законы инверсии (формулы де Моргана):
Структурные схемы, составленные по формулам (2), (5) и (6), приведены на рис. 10. Видим, что после минимизации для реализации функции требуется меньшее число логических элементов.
Рис. 9. Минимизация переключательной функции при помощи диаграмм Вейча
Рис. 10. Примеры реализации минимизированной функции согласно выражениям (2), (5), (6)
Лабораторный стенд, лицевая панель которого представлена на рисунке в прил. 1, цифровой вольтметр, приборы для измерения постоянных токов и напряжений, осциллограф типа С1-6В (или другой).
Изучить параметры интегральных схем серии К155 [I].
Изучить описание лабораторной работы.
Изучить описание лабораторной установки (см. прил. 1).
Произвести синтез комбинационной схемы. Данные взять из табл. 2.
По заданной таблице истинности написать логическое выражение в СДНФ. Произвести минимизацию, используя эвристические методы и карты Карно. По полученному выражению составить структурную схему.
Познакомиться с лабораторным стендом и с наборным полем стенда. Найти ручки управления и необходимые приборы на наборном поле стенда.
- Определение статических характеристик.
Для определения статических характеристик и параметров ИМС ТТЛ нужно собрать схему исследования согласно рис. 11, а (источник +5 В подключается к ЛЭ при включении питания стенда). Выходное напряжение измеряется цифровым вольтметром.
Изменяя напряжение на входе с помощью потенциометра В1, фиксировать входной ток, входное и выходное напряжения. Особо отметить входное напряжение, при котором I вх = 0. Для уверенного построения характеристик следует получить 8-10 точек отсчетов, увеличивая их частоту при быстром измерении той или иной величины.
Рис. 11. Схемы для экспериментального изучения передаточной и входной характеристик
Рис. 12. Схемы для снятия выходных характеристик
Измерить входной ток I 0 вх и I 1 вх при работе ЛЭ друг на друга. Для этого собрать схему измерения согласно рис. 11 (б). Для получения на выходе DD 2 низкого уровня - «0», вход ее необходимо подключить к высокому уровню - «I». Для обеспечения «I» - вход подключить к низкому уровню - «0».
- Исследование выходных характеристик
Собрать схему измерения согласно рис. 12а, подключив вход DD 1 к «0». Изменяя величину R н, регистрировать ток I 1 н = I 1 вх и U 1 н = U 1 вх
Внимание! Следите, чтобы выходной ток не превысил допустимый для данного типа ИМС. Данные свести в табл. 3.
Изменить схему, подключив вход ЛЭ к «I». В этом случае ток нагрузки «втекает» в ЛЭ. Изменяя напряжение делителя R 1, регистрировать I 0 н и U 0 вых . Данные свести в табл. 3.
- Исследование ЛЭ с тремя состояниями выходной проводимости
Рис. 13. Схема исследования ЛЭ в третьем состоянии
Собрать схему (см. рис. 13). На вход ЛЭ DD 1 подать «1». На выходе элемента окажется низкий уровень напряжения, что и будет зафиксировано вольтметром. На вход DD 2 подать «0». Убедиться, что это не повлияло на состояние выхода DD 1. Подключить вход DD 2 к `1'. При этом на выходе инвертора будет низкий потенциал и он закроет транзистор VT 4 микросхемы DD 1. В результате оба выходных транзистора DD 1 окажутся закрытыми, что соответствует третьему состоянию с высоким выходным сопротивлением.
Собрать схему согласно рис. 14. Постепенно увеличивая амплитуду импульсов на входе ЛЭ, отметить момент, когда на выходе появятся заметные помехи, составляющие 0,1 от полной амплитуды выходного напряжения. Измерить осциллографом амплитуду импульсов на входе.
Рис. 14. Схема для определения помехоустойчивости ЛЭ ТТЛ
Рис. 15. Схемы формирователей и генераторов на ТТЛ элементах. Сопротивление R I может отсутствовать, сопротивление R 2 выбирать в пределах к2 - 4к
- Исследование комбинационной схемы
- Проверить соответствие таблице истинности преобразований, представленных на рис. 5. Для этого подавать на вход ЛЭ уровни «О» и «I», отмечая результат на выходе.
- Собрать спроектированную комбинационную схему и убедиться в правильности ее функционирования. Входные сигналы Х и Т взять с регистра кодов. Выход контролируется с помощью лампочки индикации.
Собрать одну из схем формирователей на ЛЭ ТТЛ и убедиться в ее работоспособности с помощью осциллографа (рис. 15). Запускающие импульсы и перепады напряжения взять с соответствующих выходов, расположенных на наборном поле.
Подать на один вход схемы И-НЕ импульс с ГИ, а на другой - импульс со спроектированного формирователя (оба импульса должны быть положительной полярности). Сравнить длительность импульса на выходе ЛЭ с длительностями на входе. Изобразить осциллограммы, объяснить результат.
7 . Обработка результатов измерений
7.1 По результатам измерений построить графики передаточной U вых = F ( U вх ) , входной I вх = F ( U вх ) и выходной U вых = F ( I вых ) характеристик. Из графиков определить пороговое напряжение, входное сопротивление для низкого и высокого уровня напряжения на входе (0,4 и 2,4 В), а также выходное сопротивление при низком и высоком уровнях напряжения на выходе:
По полученным результатам вычислить коэффициент объединения по входу и нагрузочную способность рассмотренного ЛЭ.
7.2 Записать логическую функцию выбранного варианта. Показать этапы ее минимизации. Составить схему соединений ЛЭ полученной функции в базисе И-НЕ (И-ИЛИ-НЕ).
В отчете к лабораторной работе представить:
- схемы измерений, таблицы результатов и расчеты,
- этапы анализа логической функции и ее минимизации, схемы соединений;
- схемы для проверки таблиц истинности и результаты;
- схему формирователя с анализом ее работы;
- осциллограммы работы формирователя.
1. Угрюмов Е.П. Цифровая схемотехника: учебное пособие для вузов / Е.П. Угрюмов. 2-е изд., перераб. и доп. СПб.: БХВ - Санкт-Петербург, 2004.
2 Бабич Н.П. Компьютерная схемотехника./ Н.П. Бабич, И.А. Жуков. Киев.: «МК-Пресс», 2004. 576 с.: ил.
3 Алексенко А.Г. Основы микросхемотехники/ А.Г. Алексенко. 3_е изд., перераб и доп. М.: ЮНИМЕДИАСТАЙЛ, 2002. 448 с.: ил.
4 Новиков Ю.В. Основы цифровой схемотехники. Базовые элементы и схемы. Методы проектирования/ Ю.В. Новиков. М.: Мир, 2001. 379 с.: ил.
5 Прянишников В.А. Электроника: курс лекций / В.А. Прянишников. СПб.: «Корона принт», 1998. 400 с. ил.
6 Завадский В.А. Компьютерная электроника / В.А. Завадский. Киев: ТОО ВЕК, 1996. 368 с. ил.
7 Опадчий Ю.Ф. Аналоговая и цифровая электроника / Ю.Ф. Опадчий, О.П Глудкин, А.И Гуров. М.: Изд. «Горячая линия - телеком», 1999. 768 с. ил.
8 Зельдин Е.А. Цифровые интегральные микросхемы в информационно-измерительной аппаратуре/ Е.А. Зельдин. Л.: Энергоатомиздат, 1986. 280 с. ил.
9 Шило В.Л. Популярные цифровые микросхемы: справочник/ В.Л. Шило. 2-е изд. Челябинск: Металлургия, Челябинское отд-ние, 1989. 352 с. ил.
Измерение параметров интегральных логических схем осуществляется на универсальном лабораторном стенде.
Универсальный лабораторный стенд имеет на передней панели ряд стабилизированных источников питания. Источники питания с помощью внешних проводничков подключаются к исследуемым схемам. С помощью таких же проводничков соединяются соответствующие выводы микросхем. Измерительные приборы подключаются к схеме внешними проводами.
На рисунке представлено коммутационное поле лицевой панели лабораторного стенда. На ней имеются выводы разъемов, в которые можно устанавливать исследуемые микросхемы. На стенде имеются генераторы одиночных импульсов (ГОИ) и непрерывной последовательности импульсов (ГИ), лампочки индикации состояния ЛЭ, счетчики импульсов (СТ1 и СТ2) с цифровым индикатором, переключатели и некоторые другие элементы, необходимые для выполнения исследований.
Шесть буферных формирователей с открытым коллекторным выходом
К155ЛН1, К155ЛН2, К155ЛН3, К155ЛН5, КP1533ЛН1, КP1533ЛН2
Шесть логических элементов с буферным выходом
Четыре логических элемента исключающее ИЛИ
Два логических элемента 4ИЛИ-НЕ со стробированием, один расширяемый по ИЛИ
Два логических элемента 4ИЛИ-НЕ со стробированием
Если на входе стробирования присутствует низкий уровень, вывод соответствующего элемента будет переведен в высокий уровень независимо от состояния других входов. Если на входе стробирования присутствует высокий уровень, элемент работает как обычный 4ИЛИ-НЕ.
Два элемента 4ИЛИ-НЕ и один инвертор
Два логических элемента 3ИЛИ-НЕ и логический элемент НЕ
К155ЛА1, К155ЛА6, К155ЛА7, К555ЛА1, К555ЛА7, КР1533ЛА1, КР1533ЛА7
К155ЛА3, К155ЛА9, К155ЛА12, К155ЛА13, К555ЛА3, К555ЛА9, К555ЛА12, К555ЛА13, КР1533ЛА3, КР1533ЛА9
Логический элемент 2-2И_2ИЛИ-НЕ, один расширяемый по ИЛИ
Логический элемент 2-2-2-3И_4ИЛИ-НЕ, с возможностью расширения по ИЛИ
Основные параметры и характеристики микросхем КР155
· Низкого уровня ………………………………………………
· Высокого уровня ……………………………………………
· Низкого уровня, не более ………………………………….
· Низкого уровня …………………………………………….
· Высокого уровня ……………………………………………
Нагрузочная способность……………………………………………
Время задержки распространения сигнала, нс, при
· Включении ( С н =50 пФ) …………………………………….
· Выключении ( С н =50 пФ) ……………………………………
Средний ток потребления, мА, не более ………………………….
Помехоустойчивость, В, не более …………………………………
Частота переключения, Гц, не более ………………………………
Максимальное напряжение питания, В ……………………………
Максимальное напряжение на входе, В ………………………….
Минимальное напряжение на входе, В ……………………………
Максимальная емкость нагрузки, пФ …………………………….
Основные параметры и характеристики микросхем КР555
· Низкого уровня ………………………………………………
· Высокого уровня ……………………………………………
· Низкого уровня, не более ………………………………….
· Низкого уровня …………………………………………….
· Высокого уровня ……………………………………………
Нагрузочная способность……………………………………………
Время задержки распространения сигнала, нс, при
· Включении ( С н =50 пФ) …………………………………….
· Выключении ( С н =50 пФ) ……………………………………
Средний ток потребления, мА, не более ………………………….
Помехоустойчивость, В, не более …………………………………
Частота переключения, Гц, не более ………………………………
Максимальное напряжение питания, В ……………………………
Максимальное напряжение на входе, В ………………………….
Минимальное напряжение на входе, В ……………………………
Максимальная емкость нагрузки, пФ …………………………….
Основные параметры и характеристики микросхем КР1533
· Низкого уровня ………………………………………………
· Высокого уровня ……………………………………………
· Низкого уровня, не более ………………………………….
· Низкого уровня …………………………………………….
· Высокого уровня ……………………………………………
Нагрузочная способность……………………………………………
Время задержки распространения сигнала, нс, при
· Включении ( С н =50 пФ) …………………………………….
· Выключении ( С н =50 пФ) ……………………………………
Средний ток потребления, мА, не более ………………………….
Помехоустойчивость, В, не более …………………………………
Частота переключения, Гц, не более ………………………………
Максимальное напряжение питания, В ……………………………
Максимальное напряжение на входе, В ………………………….
Минимальное напряжение на входе, В ……………………………
Напряжение питания, В…………………………………………….
Максимальная емкость нагрузки, пФ …………………………….
Диапазон рабочих температур, С………………………………
Основные параметры и характеристики микросхем КР176
· Низкого уровня ………………………………………………
· Высокого уровня ……………………………………………
· Низкого уровня, не более ………………………………….
· Низкого уровня …………………………………………….
· Высокого уровня ……………………………………………
Нагрузочная способность……………………………………………
Время задержки распространения сигнала, нс, при
· Включении ( С н =50 пФ) …………………………………….
· Выключении ( С н =50 пФ) ……………………………………
Средний ток потребления, мА, не более ………………………….
Помехоустойчивость, В, не более …………………………………
Частота переключения, Гц, не более ………………………………
Максимальное напряжение питания, В ……………………………
Максимальное напряжение на входе, В ………………………….
Напряжение питания, В…………………………………………….
Максимальная емкость нагрузки, пФ …………………………….
Диапазон рабочих температур, С………………………………
Основные параметры и характеристики микросхем КР654
· Низкого уровня ………………………………………………
· Высокого уровня ……………………………………………
· Низкого уровня, не более ………………………………….
· Низкого уровня …………………………………………….
· Высокого уровня ……………………………………………
Нагрузочная способность……………………………………………
Время задержки распространения сигнала, нс, при
· Включении ( С н =50 пФ) …………………………………….
· Выключении ( С н =50 пФ) ……………………………………
Средний ток потребления, мА, не более ………………………….
Помехоустойчивость, В, не более …………………………………
Частота переключения, Гц, не более ………………………………
Максимальное напряжение питания, В ……………………………
Максимальное напряжение на входе, В ………………………….
Напряжение питания, В…………………………………………….
Максимальная емкость нагрузки, пФ …………………………….
Диапазон рабочих температур, С………………………………
Комплементарные МДП-схемы интегральных микросхем и построение их логических элементов: динамическая мощность и составляющие элементов с вентильным и блокирующим КМДП-транзисторами. Упаковка транзисторов в кристаллах микропроцессорных технологий. реферат [1,5 M], добавлен 12.06.2009
Особенности построения генераторов на основе цифровых интегральных схем. Использование усилительных свойств логических инверторов для обеспечения устойчивых колебаний. Расчет активных и пассивных элементов схемы мультивибратора на логических элементах. курсовая работа [188,5 K], добавлен 13.06.2013
Микроэлектронные технологии производства больших интегральных микросхем и их логические элементы. Нагрузочные, динамические параметры, помехоустойчивость переходов микросхем с одноступенчатой логикой и их схемотехническая реализация на транзисторах. реферат [985,0 K], добавлен 12.06.2009
Циклограмма работы механизма, таблица включений. Минимизация логических функций с помощью программы MINWIN-Professional. Построение функциональной схемы дискретного автомата. Выбор элементной базы из интегральных микросхем средней степени интеграции. курсовая работа [7,2 M], добавлен 24.04.2014
Изучение представления о булевой алгебре. Сравнительная оценка базовых логических элементов. Устройство и принцип работы резисторно–емкостной транзисторной и транзисторно–транзисторной логики с диодами Шоттки. Примеры и характеристики серии микросхем. контрольная работа [635,0 K], добавлен 24.11.2015
Методика составления и минимизации логических функций. Синтез комбинационного устройства на логических элементах и мультиплексоре. Логическая функция в виде СДНФ, преобразование функции в минимальный базис ИЛИ-НЕ. Проектирование устройства с памятью. курсовая работа [964,1 K], добавлен 27.09.2012
Изучение современных тенденций в области проектирования интегральных микросхем и полупроводниковых приборов. Анализ алгоритма создания интегральных микросхем в среде Cadence Virtuoso. Реализация логических элементов с использованием NMOS-транзисторов. курсовая работа [1,4 M], добавлен 08.11.2013
Работы в архивах красиво оформлены согласно требованиям ВУЗов и содержат рисунки, диаграммы, формулы и т.д. PPT, PPTX и PDF-файлы представлены только в архивах. Рекомендуем скачать работу .

© 2000 — 2021



Интегральные логические элементы лабораторная работа. Коммуникации, связь, цифровые приборы и радиоэлектроника.
Отчет По Практике Pdf
Сочинение Описание Домик С Красной Крышей
Курсовая Работа Бух Учет
Реферат: Отчет по практике в Инспекции Федеральной налоговой службы по Сургутскому району
Сочинение: Хлеб всему голова или роль хлеба в жизни гимназистов
Контрольная работа по теме Методы оптимизации в решении задач для MS Excel
Замечания К Дипломной Работе В Рецензии
Реферат Предупреждение Профилактика Преступности В Современной России
Стратегический Анализ Финансового Состояния Коммерческих Организаций Диссертация
Демография Казахстана Эссе
Реферат по теме Редакционно-издательский процесс
Курсовая работа: Формування іміджу дошкільного навчального закладу
Курсовая Работа На Тему Анализ И Синтез Электрических Фильтров
Реферат На Тему Приспособление Организма К Факторам Среды И Его Устойчивость К Другим Факторам
Сочинение По Тексту Бакланова
Реферат: От современной личности к личности "возможной"
Сравнительный Анализ Исповеди Августина И Абеляра Реферат
Реферат по теме Сократ
Курсовая работа по теме Проектирование районной подстанции
Сочинение Хлестаков 8 Класса
Основные положения теории государства и права - Государство и право шпаргалка
Война "судного дня" 1973 г. - История и исторические личности реферат
Русские имена на карте мира - География и экономическая география презентация


Report Page